HaS-CoDeC: Hardware/Software Co-Design para Codificação de Vídeo de Alta Eficiência Usando Algoritmos de Machine Learning

DSpace Repository

A- A A+

HaS-CoDeC: Hardware/Software Co-Design para Codificação de Vídeo de Alta Eficiência Usando Algoritmos de Machine Learning

Show full item record

Title: HaS-CoDeC: Hardware/Software Co-Design para Codificação de Vídeo de Alta Eficiência Usando Algoritmos de Machine Learning
Author: Spader Simon, Luis Antonio
Abstract: O aumento da demanda de serviços de vídeos em tempo real, acentuou a necessidade de comprimir vídeos atualmente. Para isso, a aceleração da codificação através de blocos de hardware, pode ser de grande valia para a contribuir com a evolução dos codificadores de vídeo. Esta pesquisa propõe arquiteturas de hardware para otimização da codificação de vídeo em tempo real, uma vez que soluções apenas em software, não são possíveis para aplicação em tempo real de codificadores de vídeo altamente eficientes. Para tal desenvolveu-se diferentes arquiteturas em hardware para aplicação de algoritmos de IA para acelerar a codificação de vídeo em tempo real. A arquitetura proposta foi sintetizada para uma FPGA Cyclone IV a qual permite uma rede neural de alta complexidade de até 1900 neurônios.
Description: Seminário de Iniciação Científica e Tecnológica Universidade Federal de Santa Catarina - CTC - Engenharia Eletrônica
URI: https://repositorio.ufsc.br/handle/123456789/226508
Date: 2021-08-22


Files in this item

Files Size Format View Description
SIC_luis_spader.mp4 32.71Mb MPEG-4 video View/Open Apresentação em vídeo

This item appears in the following Collection(s)

Show full item record

Search DSpace


Browse

My Account

Statistics

Compartilhar