HaS-CoDeC: Hardware/Software Co-Design para Codificação de Vídeo de Alta Eficiência Usando Algoritmos de Machine Learning

Repositório institucional da UFSC

A- A A+

HaS-CoDeC: Hardware/Software Co-Design para Codificação de Vídeo de Alta Eficiência Usando Algoritmos de Machine Learning

Mostrar registro completo

Título: HaS-CoDeC: Hardware/Software Co-Design para Codificação de Vídeo de Alta Eficiência Usando Algoritmos de Machine Learning
Autor: Spader Simon, Luis Antonio
Resumo: O aumento da demanda de serviços de vídeos em tempo real, acentuou a necessidade de comprimir vídeos atualmente. Para isso, a aceleração da codificação através de blocos de hardware, pode ser de grande valia para a contribuir com a evolução dos codificadores de vídeo. Esta pesquisa propõe arquiteturas de hardware para otimização da codificação de vídeo em tempo real, uma vez que soluções apenas em software, não são possíveis para aplicação em tempo real de codificadores de vídeo altamente eficientes. Para tal desenvolveu-se diferentes arquiteturas em hardware para aplicação de algoritmos de IA para acelerar a codificação de vídeo em tempo real. A arquitetura proposta foi sintetizada para uma FPGA Cyclone IV a qual permite uma rede neural de alta complexidade de até 1900 neurônios.
Descrição: Seminário de Iniciação Científica e Tecnológica Universidade Federal de Santa Catarina - CTC - Engenharia Eletrônica
URI: https://repositorio.ufsc.br/handle/123456789/226508
Data: 2021-08-22


Arquivos deste item

Arquivos Tamanho Formato Visualização Descrição
SIC_luis_spader.mp4 32.71Mb MPEG-4 video Visualizar/Abrir Apresentação em vídeo

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro completo

Buscar DSpace


Busca avançada

Navegar

Minha conta

Estatística

Compartilhar