Perceptron multicamadas em CMOS 16nm: uma abordagem baseada em amplificadores operacionais
Show simple item record
dc.contributor |
Universidade Federal de Santa Catarina. |
pt_BR |
dc.contributor.advisor |
Guimarães, Janaina Gonçalves |
|
dc.contributor.author |
Silva, Rafael Bertolini Pereira |
|
dc.date.accessioned |
2024-07-22T11:45:36Z |
|
dc.date.available |
2024-07-22T11:45:36Z |
|
dc.date.issued |
2024-07-10 |
|
dc.identifier.uri |
https://repositorio.ufsc.br/handle/123456789/256395 |
|
dc.description |
TCC (graduação) - Universidade Federal de Santa Catarina, Campus Blumenau, Engenharia de Controle e Automação. |
pt_BR |
dc.description.abstract |
Este trabalho teve como objetivo implementar redes neurais em hardware usando a tecnologia CMOS de 16nm e avaliar seu desempenho na classificação automática de fontes de
caracteres. O método utilizado envolveu a representação analógica dos circuitos da rede
neural MLP, mapeando o comportamento da saída em relação às entradas, utilizando tabelas e linearizações para tal. Além disso, desenvolveu-se um banco de imagens para a tarefa
de classificação, utilizado para treinar e validar a rede neural. Os resultados mostraram
que as redes neurais em hardware, podem fornecer resultados similares aos obtidos em
software, indicando uma aplicação promissora em tarefas de classificação e reconhecimento
de padrões. A abordagem proposta combinou técnicas de simulação e validação prática,
demonstrando a viabilidade e eficiência da implementação de redes neurais em circuitos
analógicos, com potencial para avanços futuros em aplicações de inteligência artificial e
processamento de sinais. |
pt_BR |
dc.description.abstract |
This work aimed to implement neural networks in hardware using 16nm CMOS technology and evaluate their performance in the automatic classification of character fonts. The
method used involved the analogical representation of the neural network circuits to map
the output behavior in relation to the inputs, using tables and linearizations. Additionally,
an image database was developed for the classification task, which was used to train and
validate the neural network. The results showed that neural networks in hardware can
provide results similar to those obtained by software, indicating a promising application
in classification and pattern recognition tasks. The proposed approach combined simulation techniques and practical validation, demonstrating the feasibility and efficiency of
implementing neural networks in analog circuits, with potential for future advancements
in artificial intelligence applications and signal processing. |
pt_BR |
dc.format.extent |
86 |
pt_BR |
dc.language.iso |
por |
pt_BR |
dc.publisher |
Blumenau, SC. |
pt_BR |
dc.rights |
Open Access. |
en |
dc.subject |
Redes Neurais |
pt_BR |
dc.subject |
CMOS |
pt_BR |
dc.subject |
Classificação de Imagens |
pt_BR |
dc.subject |
Amplificadores Operacionais |
pt_BR |
dc.subject |
Perceptron Multicamadas |
pt_BR |
dc.title |
Perceptron multicamadas em CMOS 16nm: uma abordagem baseada em amplificadores operacionais |
pt_BR |
dc.title.alternative |
Multilayer Perceptron in 16nm CMOS: an operational amplifier-based approach |
pt_BR |
dc.type |
TCCgrad |
pt_BR |
Files in this item
This item appears in the following Collection(s)
Show simple item record
Search DSpace
Browse
-
All of DSpace
-
This Collection
My Account
Statistics
Compartilhar