Projeto inicial de bloco operativo para unidade lógico aritimética ultra low voltage

Repositório institucional da UFSC

A- A A+

Projeto inicial de bloco operativo para unidade lógico aritimética ultra low voltage

Mostrar registro completo

Título: Projeto inicial de bloco operativo para unidade lógico aritimética ultra low voltage
Autor: Alves, Oliver Thimoni
Resumo: Esse trabalho apresenta o início do desenvolvimento da unidade lógico aritimética ultra low voltage através da elaboração do bloco operativo utilizando a família de células lógicas ULV em tecnologia CMOS. O projeto é constituído de três partes, definição do circuito somador, elaboração do bloco somador/subtrator e por fim concepção do sistema 8 bits. A arquitetura escolhida para realização do projeto foi a Nand based por apresentar o menor consumo de energia por operação, no valor de 0,36053[fJ]. O modelo 8 bits alcançou bons resultados, apresentando um consumo de potência média de 2,947[nW] e atraso de 4,6938[µs] operando com tensão de alimentação de 100[mV] e frequência de 32[kHz].
Descrição: Seminário de Iniciação Científica e Tecnológica. Universidade Federal de Santa Catarina. Centro Tecnológico. Departamento de Engenharia Elétrica e Eletrônica.
URI: https://repositorio.ufsc.br/handle/123456789/239122
Data: 2022-09-14


Arquivos deste item

Arquivos Tamanho Formato Visualização
ULA_FINAL.mp4 6.643Mb MPEG-4 video Visualizar/Abrir

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro completo

Buscar DSpace


Navegar

Minha conta

Estatística

Compartilhar