Algoritmos para verificação de consistência e coerênciade memória compartilhada em multicore chips

Repositório institucional da UFSC

A- A A+

Algoritmos para verificação de consistência e coerênciade memória compartilhada em multicore chips

Mostrar registro simples

dc.contributor Universidade Federal de Santa Catarina pt_BR
dc.contributor.advisor Santos, Luiz Cláudio Villar dos
dc.contributor.author Alevato, Rafael Pintar
dc.contributor.other Seminário de Iniciação Científica e Tecnológica da UFSC
dc.date.accessioned 2020-08-26T17:04:10Z
dc.date.available 2020-08-26T17:04:10Z
dc.date.issued 2020-08-24
dc.identifier.uri https://repositorio.ufsc.br/handle/123456789/212193
dc.description Seminário de Iniciação Científica e Tecnológica. Universidade Federal de Santa Catarina. Centro Tecnológico. pt_BR
dc.description.abstract Este trabalho aborda o problema de verificação de modelos de memória compartilhada em chips multicore (CMP - Chip Multiprocressor) durante o tempo de projeto (pre-silicon checking). Devido a complexidade dos relaxamentos e das otimizações dos modelos de memória, faz-se necessário o desenvolvimento de técnicas de verificação inovadoras. Neste trabalho foram utilizados geradores de testes aleatórios do estado da arte em conjunto com checkers runtime a serem verificados em um simulador de microprocessadores (gem5). O objetivo foi validar e comparar um checker desenvolvido no laboratório do orientador com outros checkers do estado da arte. Este checker inovador (Spec&Check) promete ser mais eficaz que os outros checkers runtime e independente de arquitetura, podendo ser utilizado em uma maior variedade de protocolos. O trabalho do bolsista foi implementar um novo checker estado da arte para servir de baseline, ajudar na realização da verificação e análise, tratamento e formatação dos resultados. Este projeto já rendeu ao bolsista co-autoria de um trabalho aceito em evento internacional qualificado (ICCAD). Agora, com mais resultados devido a inclusão do novo checker implementado pelo bolsista, os dados estão promissores e serão utilizados em uma futura publicação. pt_BR
dc.format.extent Vídeo pt_BR
dc.language.iso pt_BR pt_BR
dc.publisher Florianópolis, SC pt_BR
dc.rights Open Access
dc.subject Multiprocessadores em Chip pt_BR
dc.subject Verificação pt_BR
dc.subject Computer-Aided Design pt_BR
dc.subject Electronic Design Automation pt_BR
dc.title Algoritmos para verificação de consistência e coerênciade memória compartilhada em multicore chips pt_BR
dc.type Video pt_BR


Arquivos deste item

Arquivos Tamanho Formato Visualização
pibic-sic-2020-08-24.mp4 8.996Mb MPEG-4 video Visualizar/Abrir

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta

Estatística

Compartilhar