Técnicas para o Projeto de Sistemas emChipEnergeti-camente Eficientes (TEESOCS)

Repositório institucional da UFSC

A- A A+

Técnicas para o Projeto de Sistemas emChipEnergeti-camente Eficientes (TEESOCS)

Mostrar registro simples

dc.contributor Universidade Federal de Santa Catarina pt_BR
dc.contributor.advisor Guntzel, Jose Luis Almada
dc.contributor.author Bianco, Arthur Philippi
dc.contributor.other Seminário de Iniciação Científica e Tecnológica da UFSC
dc.date.accessioned 2020-08-25T00:57:25Z
dc.date.available 2020-08-25T00:57:25Z
dc.date.issued 2020-08-20
dc.identifier.uri https://repositorio.ufsc.br/handle/123456789/211896
dc.description Seminário de Iniciação Científica e Tecnológica. Universidade Federal de Santa Catarina. Centro Tecnológico. pt_BR
dc.description.abstract A síntese física é a etapa do fluxo de projeto responsável por gerar a descrição das máscaras que são usadas na fabricação de um circuito integrado. Devido a sua complexidade, ela é decomposta em uma sequência de subetapas, sendo as principais: planejamento topológico, posicionamento e roteamento. Todas estas subetapas necessitam de software dedicados denominados de ferramentas de Electronic Design Automation (EDA). Em especial, a subetapa de roteamento é crucial para garantir a qualidade da solução e portanto, a viabilidade do circuito. Comumente, técnicas de roteamento global operam diretamente no espaço tridimensional ou achatam o espaço de roteamento para operar sobre o espaço 2D. Neste segundo caso, a solução é projetada de volta ao espaço 3D usando um passo extra denominado layer assignment. De qualquer modo, muitas técnicas realizam o processamento das interconexões de maneira sequencial, o que requer uma ordem para encontrar uma rota para cada conexão. Este trabalho investigou os efeitos de diversos métodos de ordenamento sobre o resultado do roteamento. Em particular, foi verificado que ordenar a lista de interconexões em ordem decrescente pode produzir resultados com 5.91% menos contatos entre níveis de metal(chamados de vias), em média, em comparação à ordem crescente. pt_BR
dc.format.extent Vídeo pt_BR
dc.language.iso pt_BR pt_BR
dc.publisher Florianópolis, SC pt_BR
dc.rights Open Access
dc.subject Circuitos Integrados VLSI pt_BR
dc.subject Síntese Física pt_BR
dc.subject Roteamento Global pt_BR
dc.subject Electronic Design Automation(EDA) pt_BR
dc.subject Ordenamento pt_BR
dc.title Técnicas para o Projeto de Sistemas emChipEnergeti-camente Eficientes (TEESOCS) pt_BR
dc.type Video pt_BR


Arquivos deste item

Arquivos Tamanho Formato Visualização
SIC_VIDEO.mp4 112.0Mb MPEG-4 video Visualizar/Abrir

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta

Estatística

Compartilhar