Técnicas para o projeto de sistemas em chip energeticamente eficientes (TEESOCS)

Repositório institucional da UFSC

A- A A+

Técnicas para o projeto de sistemas em chip energeticamente eficientes (TEESOCS)

Mostrar registro completo

Título: Técnicas para o projeto de sistemas em chip energeticamente eficientes (TEESOCS)
Autor: Sant'Anna, Gabriel Baiocchi de
Resumo: À medida que os padrões de codificação e compressão de vídeo tornam-se mais complexos, implementações de codificadores do estado da arte precisam dar uma importância cada vez maior à utilização de algoritmos rápidos para viabilizar aplicações de tempo real. Neste contexto, esta bolsa de iniciação científica foi dedicada à proposta e avaliação de um algoritmo para a estimação de movimento, uma das etapas de maior complexidade na codificação de vídeo. Trabalhos na literatura apresentam evidências de que os blocos candidatos com menores valores de custo estimado para representar seus vetores de movimento tendem a ser mais frequentemente selecionados. Baseando-se nessas informações, foi desenvolvido um algoritmo visando reduzir a complexidade da estimação de movimento restringindo o espaço de busca com base na taxa dos vetores. Testes foram conduzidos no software de referência do padrão VVC e mostraram reduções de complexidade médias de 86,69% com apenas 0,74% menos eficiência de codificação em relação ao algoritmo original. O trabalho desenvolvido permitiu ainda a elaboração de um artigo, a ser submetido na ICASSP 2021 (qualis A1).
Descrição: Seminário de Iniciação Científica e Tecnológica. Universidade Federal de Santa Catarina. Centro Tecnológico.
URI: https://repositorio.ufsc.br/handle/123456789/210313
Data: 2020-08-18


Arquivos deste item

Arquivos Tamanho Formato Visualização
SIC30.MP4 26.94Mb MPEG-4 video Visualizar/Abrir

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro completo

Buscar DSpace


Busca avançada

Navegar

Minha conta

Estatística

Compartilhar