dc.description.abstract |
Os sistemas computacionais evoluem de forma cada vez mais rapida, sendo hoje ´ poss´ıvel a criac¸ao de sistemas inteiros, compostos por CPUs, mem ˜ oria e perif ´ ericos, dentro de ´ uma unica pastilha de sil ´ ´ıcio, os chamados System-on-Chip (SoCs). Estes sistemas podem incorporar CPUs de propositos gerais ou CPUs projetadas especificamente para uma aplicac¸ ´ ao (os ˜ ASIPs). Se por um lado os ASIPs permitem uma grande otimizac¸ao dos SoCs pois representam ˜ um compromisso entre flexibilidade, desempenho e eficiencia no consumo de energia, por outro ˆ lado eles nao s ˜ ao componentes padr ˜ ao, desta forma n ˜ ao est ˜ ao previamente dispon ˜ ´ıveis para eles importantes ferramentas de suporte a gerac¸ ` ao de c ˜ odigo, como compiladores e montadores. Para ´ acomodar a pressao do chamado ˜ time-to-market, ou seja, colocar o produto no mercado o quanto antes, torna-se necessaria a automatizac¸ ´ ao do processo de gerac¸ ˜ ao destas ferramentas, pois a sua ˜ gerac¸ao manual inviabilizaria o uso dos ASIPs. Este trabalho apresenta t ˜ ecnicas para a gerac¸ ´ ao˜ automatica de montadores e pr ´ e-processadores a partir de descric¸ ´ oes feitas em uma linguagem de ˜ descric¸ao de arquiteturas (o ArchC). Como estudo de caso, um modelo do processador PowerPC ˜ 405 foi desenvolvido utilizando-se o ArchC e validado atraves da execuc¸ ´ ao de ˜ benchmarks, e este modelo foi tambem utilizado em experimentos com o gerador de montadores, juntamente com os ´ modelos ArchC dos processadores MIPS e do PIC 16F84. |
|