Amplificador classe D CMOS para aparelho de auxílio à audição

DSpace Repository

A- A A+

Amplificador classe D CMOS para aparelho de auxílio à audição

Show simple item record

dc.contributor Universidade Federal de Santa Catarina pt_BR
dc.contributor.advisor Schneider, Márcio Cherem pt_BR
dc.contributor.author Piovani, Daniel Eduardo Silva pt_BR
dc.date.accessioned 2012-10-25T05:35:16Z
dc.date.available 2012-10-25T05:35:16Z
dc.date.issued 2012-10-25T05:35:16Z
dc.identifier.other 279928 pt_BR
dc.identifier.uri http://repositorio.ufsc.br/xmlui/handle/123456789/94014
dc.description Dissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico, Programa de Pós-Graduação em Engenharia Elétrica, Florianópolis, 2010 pt_BR
dc.description.abstract O presente trabalho propõe um amplificador classe D operando com baixa tensão e com consumo reduzido para aplicações em aparelhos de auxílio à audição. Projetado em modo corrente, explora as técnicas de compressão (log companding) e multiplicação (translinear loop). O sistema foi projeta-do de forma modular, estudando o desempenho de cada bloco, com ênfase no consumo de potência. Foram extraídos os parâmetros tecnológicos mais significativos do modelo do transistor MOS para diferentes tamanhos de transistores, realizando um projeto baseado em associações série-paralelo. Analisamos a influência dos filtros da saída no consumo, considerando a característica indutiva que apresentam os alto-falantes. O funcionamento do sistema foi verificado através de simulações do circuito projetado em tecno-logia AMS 0.35 ?m. Verificassem eficiência superior a 75% para potência na saída maior que um quarto da potência máxima, obtendo uma eficiência máxima de 90,6%, um consumo estático de 68 ?W, distorção harmônica inferior a 1%, sendo a área ativa de silício de 0,073mm2. pt_BR
dc.description.abstract This work proposes a class-D amplifier for low voltage operation and reduced consumption, for application in hearing aid devices. Designed in current mode, the amplifier employs log companding for compression and multiplication techniques. The performance of each block of the amplifier was analyzed, and special emphasis was given to power consumption. The most significant technological parameters of the MOSFET model were extracted for different transistor sizes. The design of the amplifier is based on the series-parallel associations of transistors. We analyze the influence of the output filters on the power consumption, considering the speaker's inductive characteristic. The correct operation of the system was verified through simulations of the circuits designed in the AMS 0.35 ?m technology. Efficiencies over 75%, up to a maximum of 90.6 % were achieved for output power greater than one quarter of the maximum power. The static power consumption is 68 ?W, with total harmonic distortion less than 1%. The amplifier active area is around 0.073 mm2. en
dc.format.extent xxiii, 104 p.| il., grafs., tabs. pt_BR
dc.language.iso por pt_BR
dc.subject.classification Engenharia eletrica pt_BR
dc.subject.classification Projetos pt_BR
dc.subject.classification Circuitos integrados lineares pt_BR
dc.subject.classification Transistores pt_BR
dc.subject.classification Aparelhos auditivos pt_BR
dc.title Amplificador classe D CMOS para aparelho de auxílio à audição pt_BR
dc.type Dissertação (Mestrado) pt_BR


Files in this item

Files Size Format View
279928.pdf 6.887Mb PDF Thumbnail

This item appears in the following Collection(s)

Show simple item record

Search DSpace


Browse

My Account

Statistics

Compartilhar