Gerador de Clock Integrado de 10 MHz e 12,6 ppm/°C de Variação com a Temperatura

Repositório institucional da UFSC

A- A A+

Gerador de Clock Integrado de 10 MHz e 12,6 ppm/°C de Variação com a Temperatura

Mostrar registro simples

dc.contributor Universidade Federal de Santa Catarina pt_BR
dc.contributor.advisor Schneider, Márcio Cherem
dc.contributor.author Albuquerque, César Augusto Marcelo
dc.date.accessioned 2023-09-06T15:30:10Z
dc.date.available 2023-09-06T15:30:10Z
dc.date.issued 2023
dc.identifier.uri https://repositorio.ufsc.br/handle/123456789/250349
dc.description Seminário de Iniciação Científica e Tecnológica. Universidade Federal de Santa Catarina. Centro Tecnológico. Departamento de Engenharia Elétrica e Eletrônica. pt_BR
dc.description.abstract Projeto de um circuito gerador de clock integrado em tecnologia CMOS 180 nm com baixa dependência da temperatura e da tensão de alimentação é descrito neste documento. O gerador pode operar em ampla faixa de frequências de operação, desde centenas de Hz até algumas centenas de MHz, a depender do valor da capacitância de integração, do resistor da referência de tensão e de relações entre espelhos de corrente. A frequência implementada foi de 10 MHz. A regulação de linha foi de 4,74 %/V no intervalo de 1,8 V a 2,2 V. Em uma tensão de alimentação de 1,9 V, a frequência variou de 0,18 % em um intervalo de -20 °C a 120 °C ou 12,6 ppm/°C. pt_BR
dc.language.iso pt_BR pt_BR
dc.publisher Florianópolis, SC pt_BR
dc.subject clock pt_BR
dc.subject CMOS pt_BR
dc.subject oscilador pt_BR
dc.subject circuito integrado pt_BR
dc.title Gerador de Clock Integrado de 10 MHz e 12,6 ppm/°C de Variação com a Temperatura pt_BR
dc.type Video pt_BR


Arquivos deste item

Arquivos Tamanho Formato Visualização
Relatório Final ... e Iniciação Científica.mp4 6.156Mb MPEG-4 video Visualizar/Abrir

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Navegar

Minha conta

Estatística

Compartilhar