Métodos para otimização de unidades de processamento aritmético residual baseado em seleção de módulos
Show simple item record
dc.contributor |
Universidade Federal de Santa Catarina |
pt_BR |
dc.contributor.advisor |
Roldán, Héctor Pettenghi |
|
dc.contributor.author |
Silva, Ricardo Peruffo e |
|
dc.date.accessioned |
2018-07-17T12:01:32Z |
|
dc.date.available |
2018-07-17T12:01:32Z |
|
dc.date.issued |
2018-07-05 |
|
dc.identifier.uri |
https://repositorio.ufsc.br/handle/123456789/188342 |
|
dc.description |
TCC (graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Engenharia Elétrica. |
pt_BR |
dc.description.abstract |
Residue Number System é um sistema de representação numérica, que vem sendo pesquisado e utilizado em processos de otimização de operações aritméticas implementadas em hardware devido ao sua alto desempenho, principalmente quando a métrica avaliada é o atraso. O alto desempenho está relacionado ao paralelismo inerente às unidades de processamento. Para a realização desse trabalho, foram utilizadas ferramentas computacionais para sintetizar algorítimos implementados em linguagem de descrição de hardware. A partir das sínteses, foram obtidos parâmetros de desempenho referentes às unidades (módulos) implementadas. Sabendo que o sistema residual opera de forma paralela e que são necessários que sejam selecionados agrupamentos (conjuntos) de módulos, os resultados provenientes das sínteses são utilizados para realizar o estudo de técnicas e métodos de seleção e otimização de módulos. Com o foco principal sendo o parâmetro atraso, e sempre preservando a faixa dinâmica do sistema. |
pt_BR |
dc.description.abstract |
The residue number system is a kind of number representation, that in recent times has been applied in many hardware’s arithmetic optimization processes, due to its high performance, specially when it comes to delay. This characteristic is inner to its structure, that is based on making the arithmetic operation most parallel possible. In order to perform this work, computational tools were used to synthesize algorithms based on VHDL. The synthesis results are basically, performance parameters of to the arithmetic units(modules). By knowing the RNS parallel property and that moduli sets are needed to be selected, the synthesis results are used to study techniques and methods to select the optimum set to its specific application. With the focus being on the parameter delay on this paper, knowing also that the dynamic range needs to be preserved. |
pt_BR |
dc.format.extent |
92f. |
pt_BR |
dc.language.iso |
por |
pt_BR |
dc.publisher |
Florianópolis, SC |
pt_BR |
dc.subject |
Sistemas numéricos residuais |
pt_BR |
dc.subject |
Seleção de módulos |
pt_BR |
dc.subject |
Somadores |
pt_BR |
dc.subject |
Multiplicadores |
pt_BR |
dc.subject |
Unidades aritméticas |
pt_BR |
dc.title |
Métodos para otimização de unidades de processamento aritmético residual baseado em seleção de módulos |
pt_BR |
dc.type |
TCCgrad |
pt_BR |
Files in this item
This item appears in the following Collection(s)
Show simple item record
Search DSpace
Browse
-
All of DSpace
-
This Collection
My Account
Statistics
Compartilhar