Projeto em nível RT de IP digital para aplicações JPEG

DSpace Repository

A- A A+

Projeto em nível RT de IP digital para aplicações JPEG

Show simple item record

dc.contributor.advisor Santos, Luiz Cláudio Villar dos
dc.contributor.author Freitas, Leandro da Silva
dc.contributor.other Güntzel, José Luís Almada
dc.contributor.other Furtado, Olinto José Varela
dc.date.accessioned 2018-02-23T20:17:57Z
dc.date.available 2018-02-23T20:17:57Z
dc.date.issued 2009
dc.identifier.other 860
dc.identifier.uri https://repositorio.ufsc.br/handle/123456789/184061
dc.description TCC (graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Curso de Ciências da Computação.
dc.description.abstract O aumento da complexidade dos sistemas embarcados e a reduc¸ao do ˜ time to market coloca em evidencia a necessidade do surgimento de novos paradigmas de projeto de sistemas ˆ eletronicos. N ˆ ao˜ e adequado, por exemplo, utilizar metodologia de desenvolvimento de sis- ´ temas digitais de aplicac¸ao espec ˜ ´ıfica para desenvolver Systems-on-Chip (SoCs). Os elevados custos de produc¸ao das m ˜ ascaras para circuitos integrados e preparo da produc¸ ´ ao, faz com que ˜ a industria se interesse por abordagens de projeto que conduzam ´ a melhoria de efici ` encia e ˆ reduc¸ao de custo. Uma dessas abordagens ˜ e o projeto baseado em plataforma. ´ O projeto baseado em plataforma consiste, basicamente, na adoc¸ao de uma plataforma- ˜ alvo, ou seja, uma arquitetura de referencia associada ao reuso de componentes pr ˆ e-projetados. ´ Normalmente, tais componentes sao desenvolvidos por terceiros, por isso s ˜ ao conhecidos como ˜ blocos de propriedade intelectual (IP). Essa plataforma pode entao ser adaptada ˜ a aplicac¸ ` ao˜ espec´ıfica atraves da inclus ´ ao ou remoc¸ ˜ ao de IPs. ˜ Este trabalho apresenta o processo de desenvolvimento de um IP que implementa a func¸ao˜ DCT 2-D (Discrete Cosine Transform em duas dimensoes), amplamente utilizada para o pro- ˜ cessamento de sinais e imagens. O fluxo de projeto parte de uma representac¸ao execut ˜ avel do ´ sistema (no estilo TLM) contendo um modelo funcional em alto n´ıvel do IP ate seu prot ´ otipo em ´ FPGA. Este trabalho tambem apresenta o processo de verificac¸ ´ ao funcional utilizado durante o ˜ desenvolvimento, assim como a caracterizac¸ao do IP em termos de desempenho, consumo de ˜ energia e numero de componentes utilizados.
dc.subject DCT
dc.subject JPEG
dc.subject IP
dc.subject RTL
dc.subject Verilog.
dc.title Projeto em nível RT de IP digital para aplicações JPEG
dc.type TCCgrad


Files in this item

Files Size Format View
monografia_freitas.pdf 1.052Mb PDF View/Open

This item appears in the following Collection(s)

Show simple item record

Search DSpace


Browse

My Account

Statistics

Compartilhar