Estudo de células de atraso para circuitos integrados de baixo consumo

DSpace Repository

A- A A+

Estudo de células de atraso para circuitos integrados de baixo consumo

Show simple item record

dc.contributor Universidade Federal de Santa Catarina pt_BR
dc.contributor.advisor Schneider, Márcio Cherem
dc.contributor.author Luiz, Lucas Pereira
dc.date.accessioned 2018-02-07T14:25:24Z
dc.date.available 2018-02-07T14:25:24Z
dc.date.issued 2018-01-29
dc.identifier.uri https://repositorio.ufsc.br/xmlui/handle/123456789/183324
dc.description TCC(graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Engenharia Eletrônica. pt_BR
dc.description.abstract Esse trabalho aborda o estudo e desenvolvimento de células de atraso em circuitos integrados de baixo consumo a fim de se elaborar uma cadeia de atrasos como parte de um circuito de energy harvesting. Essa cadeia de atrasos deve gerar 16 atrasos, iniciando em 250ns, com crescimento geométrico de 20%. O foco do trabalho é o estudo de células de atraso de baixo consumo usando a topologia current starved de modo a se obter um maior controle sobre o tempo de propagação de cada estágio. Uma validação inicial do estudo foi feita com a implementação e fabricação de um oscilador em anel, cujas medidas foram extraídas e comparadas com resultados de simulações, mostrando resultados satisfatoriamente similares à teoria. A cadeia de atrasos projetada também foi enviada para fabricação. pt_BR
dc.description.abstract This work describes the study and development of low power integrated circuit delay cells in order to elaborate a delay line as part of an energy harvesting circuit. This delay line should generate 16 delays, starting in 250ns, with a geometric growth rate of 20%. The focus of this work is the study of low power delay cells using the current starved topology in order to obtain a greater control over each stage's propagation delay. An initial validation of the study was performed through the implementation and fabrication of a ring oscillator, whose measurements were extracted and compared to simulation results, showing results satisfactorily similar to the theory. The designed delay chain has also been submitted for fabrication. pt_BR
dc.format.extent 48 f pt_BR
dc.language.iso pt_BR pt_BR
dc.publisher Florianópolis, SC pt_BR
dc.subject Atraso pt_BR
dc.subject Delay pt_BR
dc.subject Oscilador pt_BR
dc.subject Osciladores pt_BR
dc.subject Integrado pt_BR
dc.subject Circuito pt_BR
dc.title Estudo de células de atraso para circuitos integrados de baixo consumo pt_BR
dc.type TCCgrad pt_BR


Files in this item

Files Size Format View Description
TCC-Lucas_Pereira_Luiz.pdf 6.907Mb PDF View/Open TCC

This item appears in the following Collection(s)

Show simple item record

Search DSpace


Browse

My Account

Statistics

Compartilhar