Heurística para escalonamento multicore de tempo real visando determinismo temporal
Mostrar el registro completo del ítem
Título:
|
Heurística para escalonamento multicore de tempo real visando determinismo temporal |
Autor:
|
Hoffmann, José Luis Conradi
|
Resumen:
|
Com a evolução dos chips do processador, o desempenho e o consumo de energia estão cada vez mais buscando melhorias. Essa otimização foi desenvolvida em hardware, aumentando o número de recursos disponíveis e em software, onde o objetivo é fazer o melhor uso desses recursos. Dentro do contexto de monitoramento de desempenho, várias pesquisas foram desenvolvidas para aprender sobre a execução através de canais de monitoramento fornecidos pela Unidade de Monitoramento de Desempenho (PMU) do processador. Neste trabalho, o foco é no desenvolvimento de uma heurística usando dados de desempenho monitorados através da PMU para aprender sobre padrões de desempenho e usar esse conhecimento para controlar o escalonamento dinâmico de voltagem e freqüência (DVFS), mantendo o determinismo temporal de tarefas críticas com alto uso da hierarquia de memória ou alto uso de recursão, enquanto é reduzido o consumo de energia dos núcleos de processador em até 15%. |
Descripción:
|
TCC(graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Ciências da Computação. |
URI:
|
https://repositorio.ufsc.br/handle/123456789/192173
|
Fecha:
|
2018-11-27 |
Ficheros en el ítem
Este ítem aparece en la(s) siguiente(s) colección(ones)
Mostrar el registro completo del ítem